cmos低電壓下工作、CMOS規(guī)范邏輯IC的工作電源電壓范圍
信息來源:本站 日期:2017-08-25
圖]0.11示出典型的CMOS規(guī)范邏輯IC的工作電源電壓范圍。與雙極型TTL(Transistor Transistor Logic)的5v土o. zsv相比,工作電壓范圍寬。這是因?yàn)镃MOS器件的構(gòu)造設(shè)計(jì)是p溝MOS與n溝MOS對(duì)稱的/互補(bǔ)的,即便電源電壓變化,電路閾值總是在電壓的1/2左近。而且,即便電壓降低,電壓驅(qū)動(dòng)型的CMOS電路的輸出電壓連續(xù)取出電源或者GND電平。就是說,在邏輯電路的前級(jí)-后級(jí),能夠牢靠地傳送邏輯信號(hào)。
TTL中,如圖10. 12所示,傳輸信號(hào)的輸入閾值電壓VT由基極—發(fā)射極間的正向電壓決議,這個(gè)值不怎樣隨電源電壓變化。但是,這個(gè)輸入信號(hào)電平由流過前級(jí)晶體管的集電極—發(fā)射極問的電流產(chǎn)生的電壓降來決議。由于這個(gè)電流受電源電;壓的影響大,所以前級(jí)晶體管的輸出信號(hào)電平與后級(jí)晶體管的閾值電壓會(huì)呈現(xiàn)差距,導(dǎo)致無(wú)法工作。
普通來說MOS器件的閾值電壓大約是0.6V,所以作為CMOS器件肯定“H”與“L”的工作的界限能夠設(shè)定為0.6+o.6=1. 2V。這里是指無(wú)負(fù)載狀態(tài)(電流開始活動(dòng)的狀態(tài))CMOS器件的工作界線點(diǎn),由于負(fù)載條件的變化,這個(gè)界限點(diǎn)會(huì)有挪動(dòng)。